Ders Adı | Kodu | Yerel Kredi | AKTS | Ders (saat/hafta) | Uygulama (saat/hafta) | Laboratuar (saat/hafta) |
---|---|---|---|---|---|---|
Bilgisayar Donanımı | BLM2612 | 3 | 5 | 3 | 0 | 0 |
Önkoşullar | Lojik Devreler |
---|
Yarıyıl | Bahar |
---|
Dersin Dili | İngilizce, Türkçe |
---|---|
Dersin Seviyesi | Lisans |
Dersin Türü | Zorunlu @ Bilgisayar Mühendisliği Lisans Programı |
Ders Kategorisi | Temel Meslek Dersleri |
Dersin Veriliş Şekli | Yüz yüze |
Dersi Sunan Akademik Birim | Bilgisayar Mühendisliği Bölümü |
---|---|
Dersin Koordinatörü | Songül Varlı |
Dersi Veren(ler) | Banu Diri |
Asistan(lar)ı |
Dersin Amacı | Bu dersin amacı kombinasyonel ve ardışıl devrelere bir bakış sağladıktan sonra öğrencilere bilgisayar donanımında kullanılan teknolojiler, pipeline komut işleme, ön bellekler ve sanal bellek ile ilgili bilgi vermektir. |
---|---|
Dersin İçeriği | Bu derste, merkezi işlem birimi ve kontrol devresinin tasarımı, giriş-çıkış birimleri ve haberleşme, bellek yapıları ve yönetimi öğretilmektedir. |
Ders Kitabı / Malzemesi / Önerilen Kaynaklar |
|
Opsiyonel Program Bileşenleri | Yok |
Ders Öğrenim Çıktıları
- Öğrenci Bir merkezi islem biriminin tasarım adımlarını analiz edebilir.
- Öğrenciler veri giris-çıkıs birimlerinin merkezi islem birimi ve çevre birimleri ile haberlesmesi konusunda tasarım yapabilir.
- Öğrenciler Bellek yapıları, yönetimi ve ön bellek map etme yöntemlerini karşılaştırmalı analiz edebilir.
- Öğrenciler sayısal bir devrenin nasıl tasarlanabileceğini öğrenir.
- Öğrenciler lojik tasarımın temellerini ve bilgisayar organizasyonu ile ilişkisini öğrenirler.
Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları
Hafta | Konular | Ön Hazırlık |
---|---|---|
1 | Kombinasyonel lojik devreler | |
2 | Ardışıl lojik devreler | |
3 | Saklayıcı ve sayıcılar | |
4 | Bellek birimleri (RAM, ROM, PLD, PLA, PAL) | |
5 | Saklayıcı transfer işlemleri ve ortak veri yolu oluşturma | |
6 | Donanım ve Mikroprogram ile kontrol birimi tasarımı | |
7 | Ara Sınav-1 | |
8 | Komut yapısı ve adresleme yöntemleri | |
9 | Merkezi İşlem Birimi tasarımı ve Pipeline Veri İşlem | |
10 | Giriş/Çıkış birimleri ve haberleşme- Veri Transfer Metodları: Program kontrollü veri transferi, kesme kontrollü veri transferi, giriş-çıkış işlemcisi | |
11 | Giriş/Çıkış birimleri ve haberleşme- Kesme önceliklerinin sağlanmasında donanım ve yazılım kullanımı | |
12 | Cep bellekler ve 3 farklı bellek eşleştirme yöntemi | |
13 | Cep belleklerde blok yapısı | |
14 | Sanal Bellek Yapısı ve Page Tabloları | |
15 | Sanal Bellek Yapısı-TLB | |
16 | Yılsonu sınavı |
Değerlendirme Sistemi
Etkinlikler | Sayı | Katkı Payı |
---|---|---|
Devam/Katılım | 0 | 0 |
Laboratuar | 0 | 0 |
Uygulama | 0 | 0 |
Arazi Çalışması | 0 | 0 |
Derse Özgü Staj | 0 | 0 |
Küçük Sınavlar/Stüdyo Kritiği | 0 | 0 |
Ödev | 2 | 10 |
Sunum/Jüri | 0 | 0 |
Projeler | 0 | 0 |
Seminer/Workshop | 0 | 0 |
Ara Sınavlar | 2 | 50 |
Final | 1 | 40 |
Dönem İçi Çalışmaların Başarı Notuna Katkısı | ||
Final Sınavının Başarı Notuna Katkısı | ||
TOPLAM | 100 |
AKTS İşyükü Tablosu
Etkinlikler | Sayı | Süresi (Saat) | Toplam İşyükü |
---|---|---|---|
Ders Saati | 16 | 3 | |
Laboratuar | 0 | 0 | |
Uygulama | 0 | 0 | |
Arazi Çalışması | 0 | 0 | |
Sınıf Dışı Ders Çalışması | 16 | 3 | |
Derse Özgü Staj | 0 | 0 | |
Ödev | 2 | 6 | |
Küçük Sınavlar/Stüdyo Kritiği | 0 | 0 | |
Projeler | 0 | 0 | |
Sunum / Seminer | 0 | 0 | |
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi) | 2 | 10 | |
Final (Sınav Süresi + Sınav Hazırlık Süresi) | 1 | 11 | |
Toplam İşyükü : | |||
Toplam İşyükü / 30(s) : | |||
AKTS Kredisi : |
Diğer Notlar | Yok |
---|