Ders Adı | Kodu | Yerel Kredi | AKTS | Ders (saat/hafta) | Uygulama (saat/hafta) | Laboratuar (saat/hafta) |
---|---|---|---|---|---|---|
Sayısal Elektronik Devreleri | EHM4010 | 3 | 6 | 3 | 0 | 0 |
Önkoşullar | Yok |
---|
Yarıyıl | Bahar |
---|
Dersin Dili | Türkçe |
---|---|
Dersin Seviyesi | Lisans |
Dersin Türü | Seçmeli @ Elektronik & Haberleşme Mühendisliği Lisans Programı |
Ders Kategorisi | Uzmanlık/Alan Dersleri |
Dersin Veriliş Şekli | Yüz yüze |
Dersi Sunan Akademik Birim | Elektronik & Haberleşme Mühendisliği Bölümü |
---|---|
Dersin Koordinatörü | Burcu Erkmen |
Dersi Veren(ler) | Herman Sedef |
Asistan(lar)ı |
Dersin Amacı | MOS elemanlar kullanarak sayısal tümdevrelerin analiz ve tasarımının öğrenilmesi |
---|---|
Dersin İçeriği | Sayısal MOS tümdevre tasarımına giriş / Sayısal tümdevrelerin tasarım yöntemleri/ Sayısal MOS tümdevre tasarım kriterleri, statik ve dinamik karakteristikler / NMOS Evirici yapıları: Statik ve dinamik analiz / CMOS Evirici, statik ve dinamik analizi / MOS kapılar ve lojik fonksiyonların gerçeklenmesi / Ardışıl MOS lojik devreler / Dinamik lojik, Geçiş transistörü ve geçiş transistör lojiği / Senkron dinamik lojik / CMOS Domino lojik / dinamik lojik uygulamaları /Yarı iletken bellekler / Programlanabilir lojik diziler (PLA) / Sayısal devrelerin donanım tanımlama dilleriyle tasarımı |
Ders Kitabı / Malzemesi / Önerilen Kaynaklar |
|
Opsiyonel Program Bileşenleri | Yok |
Ders Öğrenim Çıktıları
- Öğrenciler,sayısal MOS tümdevrelerin analizi ve tasarımı konusunda bilgi ve deneyim kazanır.
- Öğrenciler kombinasyonel ve ardışıl devrelerin transistör bazında tasarlama becerisi kazanır
- Öğrenciler, transistör bazında hafıza elemanlarının çalışma prensiplerini öğrenir.
- Öğrenciler sayısal tasarım konusunda proje yapma becerisi kazanır.
- Öğrenciler, sayısal tasarım konusunda teknolojinin gelişimini öğrenir.
Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları
Hafta | Konular | Ön Hazırlık |
---|---|---|
1 | Sayısal MOS tümdevre tasarımına giriş | Ders notları |
2 | Sayısal tümdevrelerin tasarım yöntemleri | Ders notları |
3 | Sayısal MOS tümdevre tasarım kriterleri, statik ve dinamik karakteristikler | S. Kang, Y.Leblebici (Ch-5,6) |
4 | NMOS Evirici yapıları: Statik analiz | S. Kang, Y.Leblebici (Ch-5) |
5 | NMOS Evirici yapıları: Dinamik analiz | S.Kang, Y.Leblebici (Ch-6) |
6 | CMOS Evirici, statik ve dinamik analizi | S. Kang, Y.Leblebici (Ch-5) |
7 | MOS kapılar ve lojik fonksiyonların gerçeklenmesi | S.Kang, Y.Leblebici (Ch-7) |
8 | Ardışıl MOS lojik devreler | S.Kang, Y.Leblebici (Ch-8) |
9 | CMOS Dinamik lojik devreler | S.Kang, Y.Leblebici (Ch-9) |
10 | Ara Sınav | |
11 | Geçiş transistörü ve geçiş transistör lojiği,Senkron dinamik lojik | S.Kang, Y.Leblebici (Ch-9) |
12 | CMOS Domino lojik ve dinamik lojik uygulamaları | S.Kang, Y.Leblebici (Ch-9) |
13 | Yarı iletken bellekler | S.Kang, Y.Leblebici (Ch-9) |
14 | Programlanabilir lojik diziler (PLA), Sayısal devrelerin donanım tanımlama dilleriyle tasarımı | Ders notları |
15 | Öğrencilerin Proje Sunumları | Jacob Millman, Demassa, Z. Ciccone J. Rabaey M. H. Rashid, |
16 | Final |
Değerlendirme Sistemi
Etkinlikler | Sayı | Katkı Payı |
---|---|---|
Devam/Katılım | ||
Laboratuar | ||
Uygulama | ||
Arazi Çalışması | ||
Derse Özgü Staj | ||
Küçük Sınavlar/Stüdyo Kritiği | ||
Ödev | 2 | 20 |
Sunum/Jüri | ||
Projeler | 1 | 20 |
Seminer/Workshop | ||
Ara Sınavlar | 1 | 20 |
Final | 1 | 40 |
Dönem İçi Çalışmaların Başarı Notuna Katkısı | ||
Final Sınavının Başarı Notuna Katkısı | ||
TOPLAM | 100 |
AKTS İşyükü Tablosu
Etkinlikler | Sayı | Süresi (Saat) | Toplam İşyükü |
---|---|---|---|
Ders Saati | 14 | 3 | |
Laboratuar | |||
Uygulama | |||
Arazi Çalışması | |||
Sınıf Dışı Ders Çalışması | 14 | 3 | |
Derse Özgü Staj | |||
Ödev | 2 | 15 | |
Küçük Sınavlar/Stüdyo Kritiği | |||
Projeler | 1 | 15 | |
Sunum / Seminer | |||
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi) | 1 | 20 | |
Final (Sınav Süresi + Sınav Hazırlık Süresi) | 1 | 25 | |
Toplam İşyükü : | |||
Toplam İşyükü / 30(s) : | |||
AKTS Kredisi : |
Diğer Notlar | Yok |
---|