Ders Adı | Kodu | Yerel Kredi | AKTS | Ders (saat/hafta) | Uygulama (saat/hafta) | Laboratuar (saat/hafta) |
---|---|---|---|---|---|---|
Programlanabilir Lojik Devre Tasarımı | EHM4110 | 3 | 6 | 3 | 0 | 0 |
Önkoşullar | Yok |
---|
Yarıyıl | Güz |
---|
Dersin Dili | Türkçe |
---|---|
Dersin Seviyesi | Lisans |
Dersin Türü | Seçmeli @ Elektronik & Haberleşme Mühendisliği Lisans Programı |
Ders Kategorisi | Uzmanlık/Alan Dersleri |
Dersin Veriliş Şekli | Yüz yüze |
Dersi Sunan Akademik Birim | Elektronik & Haberleşme Mühendisliği Bölümü |
---|---|
Dersin Koordinatörü | Burcu Erkmen |
Dersi Veren(ler) | Herman Sedef |
Asistan(lar)ı |
Dersin Amacı | Donanım tanımlama dili kullanılarak FPGA üzerinde sayısal devre tasarımını öğretmek |
---|---|
Dersin İçeriği | Programlanabilir Lojik Elemanlar (PLD),Programlanabilir Kapı Dizileri (PGA) ve Mimarileri, PLD Teknolojileri ve Ürünleri, Lojik Devre Elemanları ve Yapıları hakkında genel bilgi, Donanım tanımlama dilleri (HDL) hakkında genel bilgi, Davranışsal ve kapı seviyesi tasarım modeli, Benzetim ortamının tanıtımı, Kombinezonsal devre tasarımı ve benzetim örnekleri, Ardışıl devre tasarımı ve benzetim örnekleri, Senkron tasarım kavramı ve Maksimum çalışma frekansı belirleme, Basit lojik devre yapıları (Sayıcılar, Kaydediciler ve Aritmetik Devreler) hakkında bilgi, Sayıcılar, Kaydediciler ve Aritmetik Devrelerin HDL ile tasarımı ve simülasyonları, FPGA (Field Programmable Gate Array) sentezleme ve yerleştirme işlemleri, FPGA Programlama yöntemleri, FPGA içindeki farklı bellek yapıları |
Ders Kitabı / Malzemesi / Önerilen Kaynaklar |
|
Opsiyonel Program Bileşenleri | Yok |
Ders Öğrenim Çıktıları
- Öğrenciler lojik devre yapıları hakkındaki bilgisini günceller.
- Öğrenciler, PLD ve FPGA mimari yapıları hakkında bilgi birikimi kazanır..
- Öğrenciler, FPGA üzerinde HDL kullanarak sayısal devre tasarlama becerisi kazanır.
- Öğrenciler, karmaşık sayısal devrelerin tasarımını sistematik biçimde gerçekleştirmeyi öğrenir
- Öğrenciler kombinasyonel ve ardışıl devrelerin VHDL bazında tasarlama becerisi kazanır
Haftalık Konular ve İlgili Ön Hazırlık Çalışmaları
Hafta | Konular | Ön Hazırlık |
---|---|---|
1 | Programlanabilir lojik Elemanlar (PLD) | Handouts |
2 | Programlanabilir Kapı Dizileri (PGA) ve mimarileri | Handouts |
3 | PLD Teknolojileri ve Ürünleri | Handouts |
4 | Lojik Devre Elemanları ve yapıları hakkında genel bilgi | Handouts |
5 | Donanım Tanımlama Dilleri (HDL) hakkında genel bilgi | S. Brown,Z. Vranesic; (Ch.2) |
6 | Davranışsal ve kapı seviyesi tasarım modeli, benzetim ortamının tanıtımı | S. Brown,Z. Vranesic; (Ch.3) ISE Simulator user guide, |
7 | Kombinezonsal ve Ardışıl devre tasarımları ve benzetim örnekleri | S. Brown,Z. Vranesic; (Ch.6) |
8 | Senkron Tasarım kavramı ve Maksimum Çalışma Frekansı Belirleme | S. Brown,Z. Vranesic; (Ch.7) |
9 | Basit Lojik devre yapıları ve çalışma mantıkları | S. Brown,Z. Vranesic; (Ch.7) |
10 | Sayıcılar, Kaydediciler ve Aritmetik Devrelerin HDL ile tasarımı ve simülasyonları | S. Brown,Z. Vranesic; (Ch.7) ISE Simulator user guide, |
11 | FPGA (Field Programmable Gate Array) sentezleme ve yerleştirme işlemleri | ISE Simulator user guide, |
12 | FPGA programlama yöntemleri | ISE Simulator user guide, |
13 | FPGA içindeki farklı bellek yapıları | Pong P. Chu (Ch.11) |
14 | Proje sunumu | |
15 | Proje sunumu | |
16 | Final |
Değerlendirme Sistemi
Etkinlikler | Sayı | Katkı Payı |
---|---|---|
Devam/Katılım | ||
Laboratuar | ||
Uygulama | ||
Arazi Çalışması | ||
Derse Özgü Staj | ||
Küçük Sınavlar/Stüdyo Kritiği | ||
Ödev | 2 | 20 |
Sunum/Jüri | ||
Projeler | 1 | 20 |
Seminer/Workshop | ||
Ara Sınavlar | 2 | 20 |
Final | 1 | 40 |
Dönem İçi Çalışmaların Başarı Notuna Katkısı | ||
Final Sınavının Başarı Notuna Katkısı | ||
TOPLAM | 100 |
AKTS İşyükü Tablosu
Etkinlikler | Sayı | Süresi (Saat) | Toplam İşyükü |
---|---|---|---|
Ders Saati | 14 | 3 | |
Laboratuar | |||
Uygulama | |||
Arazi Çalışması | |||
Sınıf Dışı Ders Çalışması | 14 | 3 | |
Derse Özgü Staj | |||
Ödev | 2 | 10 | |
Küçük Sınavlar/Stüdyo Kritiği | |||
Projeler | 1 | 20 | |
Sunum / Seminer | |||
Ara Sınavlar (Sınav Süresi + Sınav Hazırlık Süresi) | 2 | 15 | |
Final (Sınav Süresi + Sınav Hazırlık Süresi) | 1 | 25 | |
Toplam İşyükü : | |||
Toplam İşyükü / 30(s) : | |||
AKTS Kredisi : |
Diğer Notlar | Yok |
---|